home *** CD-ROM | disk | FTP | other *** search
/ Language/OS - Multiplatform Resource Library / LANGUAGE OS.iso / a_utils / _archvrs / mac / unzip101.sit / Source / crc32.c next >
Text File  |  1989-07-13  |  10KB  |  224 lines

  1. #define ATARI_ST 1
  2. #ifdef ATARI_ST
  3. #define HIGH_LOW 1
  4. typedef unsigned char byte;    /* code assumes UNSIGNED bytes */
  5. typedef long longint;
  6. typedef unsigned word;
  7. typedef char boolean;
  8. #endif
  9.  
  10.   /* ============================================================= */
  11.   /*  COPYRIGHT (C) 1986 Gary S. Brown.  You may use this program, or       */
  12.   /*  code or tables extracted from it, as desired without restriction.     */
  13.   /*                                                                        */
  14.   /*  First, the polynomial itself and its table of feedback terms.  The    */
  15.   /*  polynomial is                                                         */
  16.   /*  X^32+X^26+X^23+X^22+X^16+X^12+X^11+X^10+X^8+X^7+X^5+X^4+X^2+X^1+X^0   */
  17.   /*                                                                        */
  18.   /*  Note that we take it ╥backwards╙ and put the highest-order term in    */
  19.   /*  the lowest-order bit.  The X^32 term is ╥implied╙; the LSB is the     */
  20.   /*  X^31 term, etc.  The X^0 term (usually shown as ╥+1╙) results in      */
  21.   /*  the MSB being 1.                                                      */
  22.   /*                                                                        */
  23.   /*  Note that the usual hardware shift register implementation, which     */
  24.   /*  is what we╒re using (we╒re merely optimizing it by doing eight-bit    */
  25.   /*  chunks at a time) shifts bits into the lowest-order term.  In our     */
  26.   /*  implementation, that means shifting towards the right.  Why do we     */
  27.   /*  do it this way?  Because the calculated CRC must be transmitted in    */
  28.   /*  order from highest-order term to lowest-order term.  UARTs transmit   */
  29.   /*  characters in order from LSB to MSB.  By storing the CRC this way,    */
  30.   /*  we hand it to the UART in the order low-byte to high-byte; the UART   */
  31.   /*  sends each low-bit to hight-bit; and the result is transmission bit   */
  32.   /*  by bit from highest- to lowest-order term without requiring any bit   */
  33.   /*  shuffling on our part.  Reception works similarly.                    */
  34.   /*                                                                        */
  35.   /*  The feedback terms table consists of 256, 32-bit entries.  Notes:     */
  36.   /*                                                                        */
  37.   /*      The table can be generated at runtime if desired; code to do so   */
  38.   /*      is shown later.  It might not be obvious, but the feedback        */
  39.   /*      terms simply represent the results of eight shift/xor opera-      */
  40.   /*      tions for all combinations of data and CRC register values.       */
  41.   /*                                                                        */
  42.   /*      The values must be right-shifted by eight bits by the ╥updcrc╙    */
  43.   /*      logic; the shift must be unsigned (bring in zeroes).  On some     */
  44.   /*      hardware you could probably optimize the shift in assembler by    */
  45.   /*      using byte-swap instructions.                                     */
  46.   /*      polynomial $edb88320                                              */
  47.   /*                                                                        */
  48.   /*  --------------------------------------------------------------------  */
  49. extern long crc32val;
  50.  
  51. long crc_32_tab[] = {
  52.       0x00000000L, 0x77073096L, 0xee0e612cL, 0x990951baL, 0x076dc419L,
  53.       0x706af48fL, 0xe963a535L, 0x9e6495a3L, 0x0edb8832L, 0x79dcb8a4L,
  54.       0xe0d5e91eL, 0x97d2d988L, 0x09b64c2bL, 0x7eb17cbdL, 0xe7b82d07L,
  55.       0x90bf1d91L, 0x1db71064L, 0x6ab020f2L, 0xf3b97148L, 0x84be41deL,
  56.       0x1adad47dL, 0x6ddde4ebL, 0xf4d4b551L, 0x83d385c7L, 0x136c9856L,
  57.       0x646ba8c0L, 0xfd62f97aL, 0x8a65c9ecL, 0x14015c4fL, 0x63066cd9L,
  58.       0xfa0f3d63L, 0x8d080df5L, 0x3b6e20c8L, 0x4c69105eL, 0xd56041e4L,
  59.       0xa2677172L, 0x3c03e4d1L, 0x4b04d447L, 0xd20d85fdL, 0xa50ab56bL,
  60.       0x35b5a8faL, 0x42b2986cL, 0xdbbbc9d6L, 0xacbcf940L, 0x32d86ce3L,
  61.       0x45df5c75L, 0xdcd60dcfL, 0xabd13d59L, 0x26d930acL, 0x51de003aL,
  62.       0xc8d75180L, 0xbfd06116L, 0x21b4f4b5L, 0x56b3c423L, 0xcfba9599L,
  63.       0xb8bda50fL, 0x2802b89eL, 0x5f058808L, 0xc60cd9b2L, 0xb10be924L,
  64.       0x2f6f7c87L, 0x58684c11L, 0xc1611dabL, 0xb6662d3dL, 0x76dc4190L,
  65.       0x01db7106L, 0x98d220bcL, 0xefd5102aL, 0x71b18589L, 0x06b6b51fL,
  66.       0x9fbfe4a5L, 0xe8b8d433L, 0x7807c9a2L, 0x0f00f934L, 0x9609a88eL,
  67.       0xe10e9818L, 0x7f6a0dbbL, 0x086d3d2dL, 0x91646c97L, 0xe6635c01L,
  68.       0x6b6b51f4L, 0x1c6c6162L, 0x856530d8L, 0xf262004eL, 0x6c0695edL,
  69.       0x1b01a57bL, 0x8208f4c1L, 0xf50fc457L, 0x65b0d9c6L, 0x12b7e950L,
  70.       0x8bbeb8eaL, 0xfcb9887cL, 0x62dd1ddfL, 0x15da2d49L, 0x8cd37cf3L,
  71.       0xfbd44c65L, 0x4db26158L, 0x3ab551ceL, 0xa3bc0074L, 0xd4bb30e2L,
  72.       0x4adfa541L, 0x3dd895d7L, 0xa4d1c46dL, 0xd3d6f4fbL, 0x4369e96aL,
  73.       0x346ed9fcL, 0xad678846L, 0xda60b8d0L, 0x44042d73L, 0x33031de5L,
  74.       0xaa0a4c5fL, 0xdd0d7cc9L, 0x5005713cL, 0x270241aaL, 0xbe0b1010L,
  75.       0xc90c2086L, 0x5768b525L, 0x206f85b3L, 0xb966d409L, 0xce61e49fL,
  76.       0x5edef90eL, 0x29d9c998L, 0xb0d09822L, 0xc7d7a8b4L, 0x59b33d17L,
  77.       0x2eb40d81L, 0xb7bd5c3bL, 0xc0ba6cadL, 0xedb88320L, 0x9abfb3b6L,
  78.       0x03b6e20cL, 0x74b1d29aL, 0xead54739L, 0x9dd277afL, 0x04db2615L,
  79.       0x73dc1683L, 0xe3630b12L, 0x94643b84L, 0x0d6d6a3eL, 0x7a6a5aa8L,
  80.       0xe40ecf0bL, 0x9309ff9dL, 0x0a00ae27L, 0x7d079eb1L, 0xf00f9344L,
  81.       0x8708a3d2L, 0x1e01f268L, 0x6906c2feL, 0xf762575dL, 0x806567cbL,
  82.       0x196c3671L, 0x6e6b06e7L, 0xfed41b76L, 0x89d32be0L, 0x10da7a5aL,
  83.       0x67dd4accL, 0xf9b9df6fL, 0x8ebeeff9L, 0x17b7be43L, 0x60b08ed5L,
  84.       0xd6d6a3e8L, 0xa1d1937eL, 0x38d8c2c4L, 0x4fdff252L, 0xd1bb67f1L,
  85.       0xa6bc5767L, 0x3fb506ddL, 0x48b2364bL, 0xd80d2bdaL, 0xaf0a1b4cL,
  86.       0x36034af6L, 0x41047a60L, 0xdf60efc3L, 0xa867df55L, 0x316e8eefL,
  87.       0x4669be79L, 0xcb61b38cL, 0xbc66831aL, 0x256fd2a0L, 0x5268e236L,
  88.       0xcc0c7795L, 0xbb0b4703L, 0x220216b9L, 0x5505262fL, 0xc5ba3bbeL,
  89.       0xb2bd0b28L, 0x2bb45a92L, 0x5cb36a04L, 0xc2d7ffa7L, 0xb5d0cf31L,
  90.       0x2cd99e8bL, 0x5bdeae1dL, 0x9b64c2b0L, 0xec63f226L, 0x756aa39cL,
  91.       0x026d930aL, 0x9c0906a9L, 0xeb0e363fL, 0x72076785L, 0x05005713L,
  92.       0x95bf4a82L, 0xe2b87a14L, 0x7bb12baeL, 0x0cb61b38L, 0x92d28e9bL,
  93.       0xe5d5be0dL, 0x7cdcefb7L, 0x0bdbdf21L, 0x86d3d2d4L, 0xf1d4e242L,
  94.       0x68ddb3f8L, 0x1fda836eL, 0x81be16cdL, 0xf6b9265bL, 0x6fb077e1L,
  95.       0x18b74777L, 0x88085ae6L, 0xff0f6a70L, 0x66063bcaL, 0x11010b5cL,
  96.       0x8f659effL, 0xf862ae69L, 0x616bffd3L, 0x166ccf45L, 0xa00ae278L,
  97.       0xd70dd2eeL, 0x4e048354L, 0x3903b3c2L, 0xa7672661L, 0xd06016f7L,
  98.       0x4969474dL, 0x3e6e77dbL, 0xaed16a4aL, 0xd9d65adcL, 0x40df0b66L,
  99.       0x37d83bf0L, 0xa9bcae53L, 0xdebb9ec5L, 0x47b2cf7fL, 0x30b5ffe9L,
  100.       0xbdbdf21cL, 0xcabac28aL, 0x53b39330L, 0x24b4a3a6L, 0xbad03605L,
  101.       0xcdd70693L, 0x54de5729L, 0x23d967bfL, 0xb3667a2eL, 0xc4614ab8L,
  102.       0x5d681b02L, 0x2a6f2b94L, 0xb40bbe37L, 0xc30c8ea1L, 0x5a05df1bL,
  103.       0x2d02ef8dL
  104.    };
  105.  
  106.  
  107. /*
  108.  * IBM PC Inline assembly version of 32 bit CRC calculation
  109.  * Copyright 1989 Samuel H. Smith
  110.  *
  111.  * You may use this program, or code extracted from it,
  112.  * as desired without restriction.
  113.  *
  114.  */
  115.  
  116. #ifndef ATARI_ST
  117. UpdateCRC(s,len)
  118. register unsigned char *s;
  119. register int len;
  120.  /* update running CRC calculation with contents of a buffer */
  121. {
  122. #ifdef HIGH_LOW
  123.         register long a = crc32val;
  124.         extern long crc_32_tab[];
  125.  
  126.        while (len--)
  127.            {
  128.                 a=crc_32_tab[(byte)a^(byte)*s++] ^ ((a>>8) & 0x00FFFFFFL);
  129.            }
  130.  
  131.  
  132.         crc32val = a;
  133. #else
  134.         asm     push cx
  135.         asm     push si
  136.  
  137.         asm     mov cx,len
  138.  
  139.         asm     les si,s
  140.  
  141.         asm     mov dx,crc32val+2
  142.         asm     mov ax,crc32val
  143.  
  144. crcNext:
  145.         asm     mov bh,al       /* save crc32val[0] */
  146.  
  147.         asm     mov al,ah       /* (crc32 >> 8) & 0x00ffffff */
  148.         asm     mov ah,dl
  149.         asm     mov dl,dh
  150.         asm     xor dh,dh
  151.  
  152.         asm     mov bl,es:[si]
  153.         asm     inc si
  154.  
  155.         asm     xor bl,bh       /* crcval[0] */
  156.  
  157.         asm     xor bh,bh
  158.         asm     shl bx,1
  159.         asm     shl bx,1
  160.         asm     xor ax,crc_32_tab[bx]
  161.         asm     xor dx,crc_32_tab[bx+2]
  162.  
  163.         asm     loop crcNext
  164.  
  165.         asm     mov crc32val+2,dx
  166.         asm     mov crc32val,ax
  167.         asm     pop si
  168.         asm     pop cx
  169. #endif
  170. }
  171. #endif
  172.  
  173. #ifndef ATARI_ST
  174. #define UPDCRC32(res,oct) res=crc_32_tab[(byte)res^(byte)oct] ^ ((res>>8) & 0x00FFFFFFL)
  175. #endif
  176.  
  177. /*
  178.  * macro UPDCRC32(res,oct)
  179.  *  res=crc_32_tab[(byte)res ^ (byte)oct] ^ ((res >> 8) & 0x00FFFFFFL)
  180.  *
  181.  */
  182.  
  183. /* ------------------------------------------------------------- */
  184.  
  185.  
  186.  
  187. extern int UpdateCRC()
  188.  
  189. /*
  190.  * ATARI ST Inline assembly version of 32 bit CRC calculation
  191.  * Copyright 1989 Darin Wayrynen
  192.  *
  193.  */
  194.  
  195. { asm
  196.     {
  197.     UpdateCRC:
  198.         move.l    4(A7), A1                    ;address of data to compute crc on
  199.         move.w    8 (A7), D3                    ;length of data
  200.         move.l    crc32val, D2                ;global crc value
  201.     
  202.         lea.l    crc_32_tab,A0                ;address of crc table
  203.         subq.w     #1,D3                        ;subtract 1 for dbf loop
  204.     @top_loop:
  205.         clr.w    D0
  206.         move.b    D2,D0                        ;lower byte of global crc
  207.         clr.w    D1
  208.         move.b    (A1)+,D1                    ;first byte of data
  209.         eor.w    D1,D0                        ;exclusive or with crc
  210.         add.w    D0,D0                        ;2 * result
  211.         add.w    D0,D0                        ;4 * result (for long index)
  212.         move.l    0(A0,D0.w),D1                ;crc value from table
  213.         clr.b    D2                            ;clear lower byte
  214.         ror.l    #8,D2                        ;32 bit -> 24 bit (upper byte clear)
  215.         eor.l    D1,D2                        ;exclusive or with global crc
  216.         dbf        D3,@top_loop                    ;loop until end of data
  217.     
  218.         move.l    D2, crc32val                ;update global crc value
  219.         rts
  220.     }
  221. }
  222.  
  223.  
  224.